使用單片機編寫程序時,要注意IO口的設置,比如設計一款循環定時IC芯片時,I/O口低功耗狀
態的設置,當定時芯片有空閑的I/O口時,這些空腳通常要設為輸入上拉或輸出下拉,不能空置。對
ADC I/O通道,應用P4CON的設定可避免I/O口的漏電流。當I/O口外部所接的硬件電路不同時,要充
分考慮I/O的狀態設置,設定不當會有漏電流。
在編寫定時IC程序時,對于普通的方案在設計過程中,通常I/O口都是選擇上拉電阻。若I/O口輸
出下拉低電平,又將pull-up enable就會產生漏電流,此時當VDD=5V大約會有5V / 100K = 50uA的
漏電流,所以一般設定為上拉。上拉電阻又該怎么設置呢?通常的單片機當Vdd=3V時,上拉電阻典
型值為200K歐姆。Vdd=5V時,上拉電阻典型值為100K歐姆。