隨著國(guó)產(chǎn)單片機(jī)技術(shù)的提高和種類的增加,定時(shí)IC芯片方案采用單片機(jī)的選擇性越來越多,成本
也越來越低。當(dāng)設(shè)計(jì)一款定時(shí)芯片時(shí),I/O口狀態(tài)的設(shè)置非常重要,I/O口狀態(tài)設(shè)定的正確與否,決
定著I/O口的漏電流。
當(dāng)設(shè)計(jì)一款定時(shí)IC,芯片的腳用不完有空閑的 I/O口時(shí),這些空腳通常要設(shè)為輸入上拉或輸出下
拉,不能空置。對(duì)ADC I/O通道,應(yīng)用P4CON的設(shè)定,可以避免I/O口的漏電流。當(dāng)I/O口外部所接的
硬件電路不同時(shí),要充分考慮I/O的狀態(tài)設(shè)置,設(shè)定不當(dāng)會(huì)有漏電流。
在設(shè)計(jì)程序時(shí),對(duì)于普通的循環(huán)定時(shí)芯片和閃燈IC芯片方案在設(shè)計(jì)過程中,一般 I/O口都是選擇
上拉電阻。若I/O口輸出下拉低電平,又將pull-up enable就會(huì)產(chǎn)生漏電流,此時(shí)當(dāng)VDD=5V大約會(huì)
有5V / 100K =50uA 的漏電流,所以一般設(shè)定為上拉。上拉電阻又該怎么設(shè)置呢?松翰系列單片機(jī)
在電氣特性里也有說明:當(dāng)Vdd=3V時(shí),上拉電阻典型值為200K歐姆。Vdd=5V時(shí),上拉電阻典型值
為100K歐姆。